圖4.4 17階FIR濾波器的波形仿真結(jié)果
由上面仿真波形可以讀出結(jié)果(-3,-2,4,6,-4,……),經(jīng)比較,仿真結(jié)果與輸出信號理論值[14](-2.3214,-1.1603,4.2146,6.2187,-3.2654)基本吻合,且波形符合設(shè)計要求。
第五章 結(jié)論
由于FPGA具有高集成度和可編程性,用來實現(xiàn)數(shù)字上下變頻具有系統(tǒng)集成和成本小的優(yōu)勢,因此本文在數(shù)字上下變頻理論的基礎(chǔ)上,設(shè)計實現(xiàn)了基于FPGA的數(shù)字上下變頻器,采用了模塊化設(shè)計思想,將數(shù)字上下變頻器按功能不同,分模塊來實現(xiàn),在實際中根據(jù)系統(tǒng)具體的要求來設(shè)計各功能部件,充分利用了FPGA靈活的可編程性。
哪里有射頻培訓(xùn)機構(gòu)
|