3.2 基于FPGA的數(shù)字上變頻設(shè)計原理與方案
數(shù)字上變頻是下變頻的逆過程,在實現(xiàn)時有很多相似的地方,因此本文研究的重點放在了下變頻部分。
將I、Q兩路基帶信號經(jīng)過插值濾波后,分別與本振產(chǎn)生的正余弦序列相乘后再相加即完成了上變頻過程。在實現(xiàn)時,數(shù)控振蕩器部分和乘法器部分與下變頻中完全一樣,只是多加了一個加法器,與下變頻抽取濾波相對應(yīng)的是上變頻前的插值濾波,這也是上變頻在實現(xiàn)時與下變頻主要的不同之處,本節(jié)將主要討論插值濾波的實現(xiàn)。
3.2.1 SCIC內(nèi)插濾波器的設(shè)計
由前面可知,CIC濾波器實現(xiàn)起來很簡單且耗費資源少,因此這里也采用CIC濾波器作為內(nèi)插濾波器,但由于CIC濾波器的通帶衰減較大,往往前面需要有一個可編程的FIR濾波器來補償CIC濾波器的通帶衰減,而FIR濾波器又耗費很多的硬件資源,這里采用整形濾波器即SCIC濾波器來補償通帶的衰減,在原型濾波器(CIC)級數(shù)不高的情況下并不會增加太多的硬件資源。再次寫出整形濾波器的傳遞函數(shù):
(3-13)
其中為原型濾波器,整形濾波器的實現(xiàn)框圖如圖3.9所示。
哪里有射頻培訓機構(gòu)
|